주문 금액이
$5000LC4256V-3TN100C
CPLD ispMACH® 4000V Family 256 Macro Cells 322MHz 180nm Technology 3.3V 100-Pin TQFP Tray
브랜드: Lattice Semiconductor Corporation
제조업체부품 #: LC4256V-3TN100C
데이터 시트: LC4256V-3TN100C 데이터 시트 (PDF)
패키지/케이스: TQFP-100
특징
- High Performance
- fMAX = 400MHz maximum operating frequency
- tPD = 2.5ns propagation delay
- Up to four global clock pins with programmable clock polarity control
- Up to 80 PTs per output
- Ease of Design
- Enhanced macrocells with individual clock, reset, preset and clock enable controls
- Up to four global OE controls
- Individual local OE control per I/O pin
- Excellent First-Time-FitTM and refit
- Fast path, SpeedLockingTM Path, and wide-PT path
- Wide input gating (36 input logic blocks) for fast counters, state machines and address decoders
- Zero Power (ispMACH 4000Z) and Low Power (ispMACH 4000V/B/C)
- Typical static current 10µA (4032Z)
- Typical static current 1.3mA (4000C)
- 1.8V core low dynamic power
- ispMACH 4000Z operational down to 1.6V VCC
- Broad Device Offering
- Multiple temperature range support
- – Commercial: 0 to 90°C junction (Tj)
- – Industrial: -40 to 105°C junction (Tj)
- – Extended: -40 to 130°C junction (Tj)
- For AEC-Q100 compliant devices, refer to LA-ispMACH 4000V/Z Automotive Data Sheet
- Easy System Integration
- Superior solution for power sensitive consumer applications
- Operation with 3.3V, 2.5V or 1.8V LVCMOS I/O
- Operation with 3.3V (4000V), 2.5V (4000B) or 1.8V (4000C/Z) supplies
- 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI interfaces
- Hot-socketing
- Open-drain capability
- Input pull-up, pull-down or bus-keeper
- Programmable output slew rate
- 3.3V PCI compatible
- IEEE 1149.1 boundary scan testable
- 3.3V/2.5V/1.8V In-System Programmable (ISP™) using IEEE 1532 compliant interface
- I/O pins with fast setup path
- Lead-free package options
명세서
매개변수 | 값 | 매개변수 | 값 |
---|---|---|---|
Product Status | Active | Programmabe | Not Verified |
Programmable Type | In System Programmable | Delay Time tpd(1) Max | 3 ns |
Voltage Supply - Internal | 3V ~ 3.6V | Number of Logic Elements/Blocks | 16 |
Number of Macrocells | 256 | Number of Gates | - |
Number of I/O | 64 | Operating Temperature | 0°C ~ 90°C (TJ) |
Mounting Type | Surface Mount | Package / Case | 100-LQFP |
Supplier Device Package | 100-TQFP (14x14) | Series | ispMACH® 4000V |
Package | Tray |
배송
배송 유형 | 배송비 | 리드타임 | |
---|---|---|---|
DHL | $20.00-$40.00 (0.50 KG) | 2-5 날 | |
페덱스 | $20.00-$40.00 (0.50 KG) | 2-5 날 | |
UPS | $20.00-$40.00 (0.50 KG) | 2-5 날 | |
TNT | $20.00-$40.00 (0.50 KG) | 2-5 날 | |
EMS | $20.00-$40.00 (0.50 KG) | 2-5 날 | |
등기 항공 우편 | $20.00-$40.00 (0.50 KG) | 2-5 날 |
처리 시간: 배송비는 지역 및 국가에 따라 다릅니다.
지불
지불 조건 | 핸드 수수료 | |
---|---|---|
은행 송금 | US$30.00의 은행 수수료를 부과합니다. | |
페이팔 | 4.0%의 서비스 수수료를 부과합니다. | |
신용 카드 | 3.5% 서비스 수수료를 부과합니다. | |
웨스턴 유니언 | charge US.00 banking fee. | |
돈 그램 | US$0.00의 은행 수수료를 부과합니다. |
보증
1. 귀하가 구입한 전자 부품에는 365일 보증이 포함되어 있으며, 우리는 제품 품질을 보장합니다.
2. 귀하가 받은 품목 중 일부가 완벽한 품질이 아닌 경우, 당사는 책임 있게 귀하의 환불 또는 교체를 준비할 것입니다. 그러나 품목은 원래 상태를 유지해야 합니다.
포장
-
단계1 :제품
-
단계2 :진공 포장
-
단계3 :정전기 방지 가방
-
단계4 :개별 포장
-
단계5 :포장 상자
-
단계6 :바코드 배송 태그
모든 제품은 정전기 방지 가방에 포장됩니다. ESD 정전기 방지 보호 장치와 함께 배송됩니다.
외부 ESD 포장 라벨은 당사 정보(부품 번호, 브랜드 및 수량)를 사용합니다.
우리는 선적 전에 모든 상품을 검사하고, 모든 제품이 양호한 상태인지 확인하고, 부품이 새로운 원본 일치 데이터시트인지 확인합니다.
모든 상품을 포장한 후 문제가 없는지 확인한 후 안전하게 포장하여 글로벌 특급으로 보내드립니다. 우수한 밀봉 무결성과 함께 탁월한 천공 및 인열 저항성을 나타냅니다.
부품 포인트
-
LC4256V-3TN100C is a Complex Programmable Logic Device (CPLD) manufactured by Lattice Semiconductor. It offers 256 macrocells, 4,000 usable gates, and 98 I/O pins in a TQFP package. This chip is ideal for applications that require low-power, high-density programmable logic solutions with fast performance.
-
Equivalent
Some equivalent products of LC4256V-3TN100C chip are Altera Cyclone IV EP4CE6E22C8N and Xilinx Spartan-3 XC3S500E-4PQG208C. These products offer similar features and performance capabilities but may vary in terms of specific functionalities and compatibility. -
Features
The LC4256V-3TN100C is a 3.3V, I/O optimized CPLD with 256 macrocells, 46 I/O pins, and 5V tolerant on all I/O pins. It has in-system programmability, reprogrammable up to 100,000 times, and is suitable for low power applications. It also includes EEPROM for non-volatile storage of configuration data. -
Pinout
The LC4256V-3TN100C is a CPLD with 100 pins. Pin functions include I/O, power supply, clock, JTAG interface, and ground. It has 256 macrocells and is ideal for low-power, high-density applications such as communication equipment and automotive electronics. -
Manufacturer
Lattice Semiconductor Corporation is the manufacturer of the LC4256V-3TN100C. It is a multinational technology company that specializes in manufacturing programmable logic devices, programmable mixed signal and analog devices, case and power management products, and other related software. -
Application Field
The LC4256V-3TN100C is commonly used in industrial automation, telecommunications, consumer electronics, automotive, and aerospace industries for applications such as digital signal processing, image processing, data encryption, and telecommunications equipment. Its low power consumption, high performance, and versatility make it suitable for a wide range of applications requiring high-speed processing and connectivity. -
Package
The LC4256V-3TN100C chip is offered in a TQFP package type, with a form of Surface Mount, and a size of 100 pins.
우리는 고품질 제품, 사려 깊은 서비스 및 판매 후 보증을 제공합니다.
-
우리는 풍부한 제품을 보유하고 있으며 귀하의 다양한 요구를 충족시킬 수 있습니다.
-
최소 주문 수량은 1개부터입니다.
-
최저 국제 배송비는 $0.00부터 시작됩니다
-
모든 제품에 대해 365일 품질 보증